Das Ti60 FPGA (Titanium Familie) basiert auf der hochintegrierten, stromsparenden Efinix® Quantum® Technologie, welche kleine Chip-Größen ermöglicht und dadurch auch in kleinen Gehäusen Platz hat. Somit sind die Ti60 FPGAs ideal für hochintegrierte Mobil- und Edge-Geräte, die einen geringen Stromverbrauch, eine kleine Grundfläche und eine Vielzahl von I/Os zu einem bezahlbaren Preis erfordern.
Die Titanium Familie basiert auf einem 16 nm Standard CMOS Prozess.
Es gibt zwei Arten von „General Purpose I/O“ (GPIO):
- „High Voltage I/O“ (HVIO) für 1,8, 2,5 und 3,3V
- „High Speed I/O“ (HSIO)
- Single-Ended oder differentiell
- LVDS, subLVDS, Mini-LVDS und RSDS (RX, TX, und bidirectional) bis zu 1,5 Gbps Datenrate
- MIPI (DSI und CSI) in high-speed und low-power mode, bis zu 1,5 Gbps Datenrate
Sowie spezielle IO Blöcke für
- LPDDR4/LPDDR4x PHY (unterstützt x16 oder x32 DQ Busbreiten) mit Memory Controller Hard IP
- MIPI D-PHY Hard IP mit bis zu 2,5 Gbps Datenrate
Ti60 FPGAs verfügen über verschiedene Konfigurationsmöglichkeiten, wie SPI oder JTAG.
Die kostenfreie Efinity® Entwicklungsumgebung unterstützt den Schaltungsentwurf von RTL-Code bis zum Bitstream.
TRS-STAR bietet Ihnen alles für einen schnellen Einstieg.
Tech. Spezifikationen
Logic Elements: | 62016 |
RAM: | 2,62 Mbites |
RAM Blocks (10Kb): | 256 |
DSP Blocks: | 160 |
Temperaturbereich: | - 40° - 100° C |
Mindestbestellmenge: 5 St.
Standardlieferzeit: 10 Wochen